《FPGA时序约束与分析》首先介绍时序约束相关的基本概念; 然后从时钟、建立时间和保持时间等概念入手,详细地阐述时序分析理论中的基本时序路径; 随后结合实际的约束语法,对主时钟约束、虚拟时钟约束、时钟特性约束、衍生时钟约束、I/O接口约束、多周期约束、虚假路径约束、 / 小延时约束等进行详细的介绍,除基本理论与约束语法的解释说明外,还提供了丰富的语法使用实例、工具使用实例以及工程应用实例。 时序约束与分析是FPGA开发设计必须掌握的高级技能,通过本书基础理论与工程实例的结合,相信能够帮助广大的FPGA学习者快速掌握这项技能并学以致用。 《FPGA时序约束与分析》适合作为从事FPGA开发的工程师或研究人员的参考书籍,也可作为高等院校相关专业FPGA课程的教材。
你是否幻想过有一处梦想田园,能够亲手种植健康食材,享受天然美味,放松身心、回归自然,让我们过上简单、平和、健康的生活。拥有这本指南,自给自足田园生活将不再是遥不可及的梦想! 书中介绍了如何利用有限的条件种植常见蔬菜、储存制作美食、酿酒养蜂以及实用木工等自给自足生活简单技能。无论是拥有一小块土地的“土豪”,还是想在自家阳台种菜的上班族,都可以在这本书中获得你想要的知识。 200余幅精美手绘插图,给你直观清晰地讲解,书中所有的知识和技巧都经过了长时间的时间考验,这些都是切实可行的。 “自给自足生活奠基人”约翰·西摩70年心血和经验的浓缩精华,1976年在英国DK出版社首次出版,出版后畅销30余年,销售70万册。 自给自足生活方面经典著作,是热爱自给自足生活方式、推崇绿色低碳生活人士不
这是一本专为电子硬件工程师编写的书。本书先整体介绍电子硬件工程师的岗位职能和能力要求;详细介绍了电子设备的电源、温度、电子芯片电平,以及基础工具与接口等电子硬件通用知识;着重介绍了 RS485 总线知识,主要是围绕硬件故障、RS485 故障案例,通过对数据手册的研读,配合生动的图画,阐述每一个故障背后的硬件理论知识和 外行业标准,同时讲述相关电子行业的历史故事;再介绍在工程实践中如何结合 行业标准逐步分析并排查故障,从而提出解决方案;还以工程实践经验为素材,介绍电子硬件工程师可借鉴、应用的硬件复位、算法提炼等知识和技巧; 按项目流程介绍了电子硬件工程师典型的工作场景。为了增强本书的趣味性,本书以电子硬件工程师的独特视角绘制了场景式的漫画,生动展示了电子硬件工程师的工作特点。本书适合电子硬件工程师
本书首先研究JESD204B协议的基本内容,整理了其关键技术,分析了204B控制器的确定性延迟机制,探讨了收发器PHY的系统结构和重要的参数设置。然后,本书分别针对发送端和接收端,详细分析和描述JESD204B控制器的协议和数字电路设计实现。其次,本书基于55纳米1p7m_RF工艺,采用数模混合设计完成了JESD204B收发器PHY的电路设计实现,重点详述了发送器中的串行化器和终端检测、接收器的自适应连续时间均衡器、离散时间判决反馈均衡器以及解串器设计。 ,本书介绍了基于混合信号的JESD204B收发器的系统仿真方案和关键仿真结果。
本书由基础知识讲起,包括微服务架构介绍、技术选型介绍、基础环境搭建。目的是帮助读者熟悉微服务架构和 Spring Cloud 技术栈的前置知识,可以顺利的过渡到项目实战阶段。之后,会讲解微服务架构中的各种组件的整合与使用。这部分内容主要包括微服务架构中各组件的介绍与应用实操。内容涵盖服务注册与发现、服务管理、服务通信、负载均衡器、网关、服务容错、链路追踪、分布式事务等知识点,包括相关组件的搭建和整合,有搭建过程讲解,也有整合到代码中的编码实践。当然,笔者不会仅仅只介绍这些组件的搭建,包括这些组件的高可用保障、集群搭建和部署架构也都会单独讲解。 ,本书的后半部分将会结合实战项目,对一个大型的商城项目进行拆解和微服务化,并从零到一落地一个功能完整、流程完善的微服务项目。由浅入深,逐一击破微服务架构
本书侧重于使用SystemVerilog编写高效的RTL代码,通过大量示例代码展示如何使用SystemVerilog进行硬件设计和验证。 全书共分15章,内容包括SystemVerilog中的常量和数据类型、SystemVerilog的硬件描述、SystemVerilog中的面向对象编程、SystemVerilog增强特性、SystemVerilog中的组合逻辑设计、SystemVerilog中的时序逻辑设计、RTL设计和综合指南、复杂设计的RTL设计和策略、有限状态机、SystemVerilog中的端口和接口、验证结构、验证技术和自动化、 验证结构、验证案例等。 本书适合数字IC验证工程师阅读,也可以作为高等院校微电子、自动化、电子信息等相关专业师生的参考用书
本书介绍了 计算机算力和AI算力的异同,从CPU流水线开始,描述主要的众核处理器架构和功能部件设计。在GPU和NPU等加速器部分,介绍了GPU为何能从单纯的图形任务处理器变成通用处理器。GPU在设计逻辑、存储体系、线程管理,以及面向AI的张量处理器方面成为 近几年全世界科技行业 瞩目的明星。本书对华为等厂商推出的NPU芯片设计也做了架构描述,回顾了近20年来主流的CPU、GPU芯片架构的特点,介绍了存储与互连总线技术,即大模型专用AI 计算机的中枢核心。
本书将线下的FPGA开发板与 的云平台结合,完成基于开源RISC-V处理器的SiFive Freedom E300片上系统,以及E21处理器配合云平台设计方法的相关实验教程。并用Chisel编程的方式与FPGA硬件,完成国产RT-Thread操作系统验证的移植。全书包含三大部分内容:首先讲述了基于实验所用Digilent Nexys板级硬件设计平台和Vivado开发工具。其次是介绍Verilog HDL、Chisel HCL和一种由 自主开发的Coffee-HDL这三种硬件描述语言。 是三种实验教程的设计与实现方法,包含开源的SiFive Freedom E300片上系统的实验;以英伟达开源的深度学习硬件架构NVDLA为例,介绍如何在Freedom E300平台上集成Verilog IP的方法及介绍SiFive E21处理器IP的使用方式与 自主开发云端SoC开发平台的实验;移植 自主开发RT-Thread实时多任务操作系统的原理与应用到SiFive Freedom E300片上系统的实验。